KSZ8895MQXI Ethernet ICs 5Port 10/100 Managed Switch w/ MII RMII
♠ Produktbeschreiwung
Produit Attributer | Attribut Wäert |
Hersteller: | Mikrochip |
Produit Kategorie: | Ethernet ICs |
RoHS: | Detailer |
Montage Stil: | SMD/SMT |
Package / Fall: | PQFP-128 |
Produit: | Ethernet Schalter |
Standard: | 10BASE-T, 100BASE-TX |
Zuel vun den Transceiver: | 5 Transceiver |
Daten Taux: | 10 Mb/s, 100 Mb/s |
Interface Typ: | 7-Wire, I2C, MDI, MDI-X, MII, MIIM, RMII, SMI, SPI |
Betribssystemer Energieversuergung Volt: | 3,3 V |
Minimum Operatioun Temperatur: | -40 C |
Maximal Operatioun Temperatur: | +85 C |
Serie: | KSZ8895 |
Verpakung: | Schacht |
Marke: | Microchip Technology DSC1001CI2-000.0000T |
Entwécklung Kit: | KSZ8895MQX-EVAL Ubidder |
Duplex: | Voll Duplex, Hallef Duplex |
Feuchtigkeitempfindlech: | Jo |
Produit Typ: | Ethernet ICs |
Factory Pack Quantitéit: | 66 |
Ënnerkategorie: | Kommunikatioun & Netzwierker ICs |
Stroumversuergung - Max: | 86 mA, 107 mA |
Versuergungsspannung - Max: | 3,3 V |
Versorgungsspannung - Min: | 1,8 V |
Eenheet Gewiicht: | 0,031394 oz |
♠ Integréiert 5-Port 10/100 Managed Ethernet Switch mat MII/RMII Interface
De KSZ8895MQX/RQX/FQX/MLX ass en héich integréierten, Layer 2 verwalteten, fënnef-Port Schalter mat villen Features entwéckelt fir Systemkäschten ze reduzéieren.Virgesinn fir kascht-sensibel 10/100Mbps fënnef-Port Schalter Systemer mat niddereg Muecht Konsum, On-Chip Enn, an intern Kär Muecht controllers, et ënnerstëtzt héich-Performance Erënnerung bandwidth a gemeinsam Erënnerung-baséiert Schalter Stoff mat Net-blockéieren Configuratioun.Säin extensiv Feature-Set enthält Stroumverwaltung, programméierbar Tauxlimit a Prioritéitsverhältnis, Tag / Port-baséiert VLAN, Päckfilter, Véier-Quee QoS Prioritéit, Management Interfaces, a MIB Konter.D'KSZ8895 Famill bitt verschidde CPU-Datenschnëttplazen fir effektiv souwuel aktuell wéi och opkomende séier Ethernet Uwendungen ze adresséieren wann Port 5 konfiguréiert ass fir MAC5 mat SW5- MII / RMII an PHY5 mat P5-MII / RMII Interfaces ze trennen.
D'KSZ8895 Famill bitt dräi Konfiguratiounen, déi d'Flexibilitéit ubidden fir verschidden Ufuerderungen z'erhalen:
• KSZ8895MQX/MLX: Fënnef 10/100Base-T/TX Transceiver, One SW5-MII, an One P5-MII Interface
• KSZ8895RQX: Fënnef 10/100Base-T/TX Transceiver, One SW5-RMII, an One P5-RMII Interface
• KSZ8895FQX: Véier 10 / 100Base-T / TX Transceiver op Ports 1, 2, 3 an 5 (Port 3 kann op Glasfasermodus gesat ginn).One 100Base-FX Transceiver op Port 4. One SW5-MII an One P5-MII Interface
All Registere vu MACs a PHYs Eenheeten kënne vum SPI oder der SMI Interface geréiert ginn.MIIM Registere kënnen iwwer d'MDC / MDIO Interface zougänglech sinn.EEPROM kann all Kontrollregistere fir den net verwalteten Modus setzen.
KSZ8895MQX/RQX/FQX sinn am 128-Pin PQFP Package verfügbar.KSZ8895MLX ass verfügbar als 128-Pin LQFP Package.
Fortgeschratt Schalter Features
• IEEE 802.1q VLAN Ënnerstëtzung fir bis zu 128 Active VLAN Groups (Full-Range 4096 of VLAN IDs)
• statesch MAC Table ënnerstëtzt bis zu 32 Entréen
• VLAN ID Tag / Untagged Optiounen, pro Port Basis
• IEEE 802.1p/q Tag Aféierung oder Ewechhuele op engem Per Port Basis baséiert op Ingress Port (Egress)
• Programméierbar Taux Limitatioun op der Ingress an Egress op engem Per Port Basis
• Jitter-Free pro Paket baséiert Taux Limitatioun Ënnerstëtzung
• Broadcast Storm Protection mat Prozentsaz Kontroll (global a Per Port Basis)
• IEEE 802.1d Rapid Spanning Tree Protokoll RSTP Ënnerstëtzung
• Tail Tag Modus (1 Byte bäigefüügt virum FCS) Ënnerstëtzung am Port 5 fir de Prozessor z'informéieren, wéi eng Ingress Port de Packet kritt
• 1.4 Gbps High-Performance Memory Bandwidth a Shared Memory Based Switch Fabric mat Fully Non-Blocking Configuration
• Dual MII mat MAC 5 an PHY 5 op Port 5, SW5- MII / RMII fir MAC 5 an P5-MII / RMII fir PHY 5
• Aktivéiert / auszeschalten Optioun fir grouss Frame Gréisst bis zu 2000 Bytes pro Frame
• IGMP v1 / v2 Snooping (IPv4) Ënnerstëtzung fir Multicast Packet Filteren
• IPv4 / IPv6 QoS Ënnerstëtzung
• Ënnerstëtzung Unbekannt Unicast / Multicast Adress an Onbekannt VID Packet Filteren
• Self-Adress Filteren
Iwwergräifend Configuratioun Register Zougang
• Serial Management Interface (MDC / MDIO) fir All PHYs Registere an SMI Interface (MDC / MDIO) fir All Registere
• High-Speed SPI (bis zu 25 MHz) an I2C Master Interface fir all intern Registere
• I / O Pins Strapping an EEPROM fir selektiv Registere am Unmanaged Switch Mode ze programméieren
• Kontrollregistere konfiguréierbar ënnerwee (PortPriority, 802.1p/d/q, AN ...) QoS/CoS Packet Prioritéit Ënnerstëtzung
• Per Port, 802.1p an DiffServ-baséiert
• 1/2/4-Queue QoS Prioritéit Auswiel
• Programméierbar gewiicht Fair Queuing fir Verhältnis Kontroll
• Re-Mapping vun 802.1p Prioritéit Feld pro Port Basis
Integréiert 5-Port 10/100 Ethernet Schalter
• Nei Generatioun Schalter mat fënnef MACs a fënnef PHYs déi voll konform mam IEEE 802.3u Standard sinn
• PHYs Entworf mat patentéiert verbessert MixedSignal Technology
• Non-Blocking Switch Stoff suergt fir séier Packet Liwwerung andeems Dir eng 1K MAC Adress Lookup Table an eng Store-and-Forward Architektur benotzt
• On-Chip 64Kbyte Memory fir Frame Buffer (Net gedeelt mat 1K Unicast Adresstable)
• Full-Duplex IEEE 802.3x Flow Control (PAUSE) mat Force Mode Option
• Halschent-Duplex Back Pressure Flow Kontrolléiere
• HP Auto MDI / MDI-X an IEEE Auto Crossover Ënnerstëtzung
• SW-MII Interface ënnerstëtzt souwuel MAC Modus an PHY Modus
• 7-Drot Serial Network Interface (SNI) Ënnerstëtzung fir Legacy MAC
• Per Port LED Indicateuren fir Link, Aktivitéit, an 10/ 100 Speed
• Enregistréiere Port Status Ënnerstëtzung fir Link, Aktivitéit, Full-/Half-Duplex an 10/100 Speed
• LinkMD® Kabel Diagnostice Kënnen
• On-Chip Terminatiounen an intern Biasing Technologie fir Käschten erof an niddregsten Muecht Konsum
Schalt Iwwerwachung Fonctiounen
• Port Mirroring / Monitoring / Sniffing: Ingress an / oder Egress Traffic zu all Port oder MII
• MIB Counters fir voll konforme Statistiken sammelen;34 MIB Konter pro Port
• Loopback Ënnerstëtzung fir MAC, PHY, an Remote Diagnostice vun Echec
• Ënnerbriechung fir de Link Ännerung op all Ports Low-Power Dissipatioun
• Voll-Chip Hardware Power-Down
• Full-Chip Software Power-Down an Per Port Software Power-Down
• Energie-Detectioun Modus Ënnerstëtzung <100 mW Voll-Chip Stroumverbrauch Wann All Ports keng Aktivitéit hunn
• Ganz niddereg Voll-Chip Stroumverbrauch (<0,5W) am Standalone 5-Port, ouni Extra Stroumverbrauch op Transformers
• Dynamic Clock Tree Shutdown Feature
• Spannungen: Single 3.3V Versuergung mat 3.3V VDDIO an intern 1.2V LDO Controller aktivéiert, oder extern 1.2V LDO Léisung
- Nëmmen Analog VDDAT 3.3V
- VDDIO Ënnerstëtzung 3.3V, 2.5V, an 1.8V
- Niddereg 1.2V Core Power
• Kommerziell Temperaturbereich: 0 °C bis +70 °C
• Industrietemperaturbereich: -40°C bis +85°C
• Verfügbar an 128-Pin PQFP an 128-Pin LQFP, Lead-Free Packages
• typesch
• VoIP Telefon
• Set-Top / Spill Këscht
• Industriell Kontroll
• IPTV POF
• SOHO Residential Gateway
• Breetband Gateway / Firewall / VPN
• Integréiert DSL / Kabel Modem
• Wireless Lan Access Point + Gateway
• Standalone 10/100 5-Port Schalter