KSZ8895MQXI Ethernet ICs 5Port 10/100 Managed Switch mat MII RMII
♠ Produktbeschreiwung
Produktattribut | Attributwäert |
Hiersteller: | Mikrochip |
Produktkategorie: | Ethernet-ICs |
RoHS: | Detailer |
Montagestil: | SMD/SMT |
Pak / Këscht: | PQFP-128 |
Produkt: | Ethernet-Switchen |
Standard: | 10BASE-T, 100BASE-TX |
Zuel vun den Transceiver: | 5 Sender-Empfänger |
Datenrate: | 10 Mb/s, 100 Mb/s |
Interface-Typ: | 7-Wire, I2C, MDI, MDI-X, MII, MIIM, RMII, SMI, SPI |
Betribsspannung: | 3,3 V |
Minimal Betribstemperatur: | - 40°C |
Maximal Betribstemperatur: | + 85°C |
Serie: | KSZ8895 |
Verpackung: | Schacht |
Mark: | Mikrochiptechnologie / Atmel |
Entwécklungskit: | KSZ8895MQX-EVAL |
Duplex: | Voll-Duplex, Hallef-Duplex |
Fiichtegkeetsempfindlech: | Jo |
Produkttyp: | Ethernet-ICs |
Fabréckspack Quantitéit: | 66 |
Ënnerkategorie: | Kommunikatiouns- a Netzwierk-ICs |
Versuergungsstroum - Max: | 86 mA, 107 mA |
Versuergungsspannung - Max: | 3,3 V |
Versuergungsspannung - Min: | 1,8 V |
Eenheetsgewiicht: | 0,031394 Unzen |
♠ Integréierten 5-Port 10/100 Managed Ethernet Switch mat MII/RMII Interface
De KSZ8895MQX/RQX/FQX/MLX ass e staark integréierten, Layer-2-verwaltete Fënnef-Port-Switch mat ville Funktiounen, déi entwéckelt goufen, fir d'Systemkäschten ze reduzéieren. Geduecht fir käschtesensitiv 10/100Mbps Fënnef-Port-Switchsystemer mat niddregem Stroumverbrauch, On-Chip-Terminatioun an internen Kär-Power Controller, ënnerstëtzt en héich performant Speicherbandbreet a gemeinsam speicherbaséierte Switch-Fabric mat net-blockéierender Konfiguratioun. Säin ëmfangräiche Feature-Set enthält Energieverwaltung, programméierbar Ratelimit a Prioritéitsverhältnis, Tag/Port-baséiert VLAN, Paketfilterung, QoS-Prioriséierung mat véier Warteschlangen, Gestiounsinterfaces a MIB-Zähler. D'KSZ8895-Famill bitt verschidde CPU-Dateninterfaces fir souwuel aktuell wéi och nei opkomende Fast-Ethernet-Applikatiounen effektiv unzegoen, wann de Port 5 konfiguréiert ass fir MAC5 mat SW5-MII/RMII a PHY5 mat P5-MII/RMII-Interfaces ze trennen.
D'KSZ8895 Famill bitt dräi Konfiguratiounen, déi d'Flexibilitéit bidden, fir verschidden Ufuerderungen gerecht ze ginn:
• KSZ8895MQX/MLX: Fënnef 10/100Base-T/TX Transceiver, eng SW5-MII an eng P5-MII Interface
• KSZ8895RQX: Fënnef 10/100Base-T/TX Transceiver, eng SW5-RMII an eng P5-RMII Interface
• KSZ8895FQX: Véier 10/100Base-T/TX Transceiver op de Ports 1, 2, 3 an 5 (Port 3 kann op Glasfasermodus agestallt ginn). Een 100Base-FX Transceiver op Port 4. Eng SW5-MII an eng P5-MII Interface
All Registere vu MACs an PHYs Eenheeten kënne vum SPI oder der SMI Interface verwalt ginn. MIIM Registere kënnen iwwer d'MDC/MDIO Interface zougegraff ginn. Den EEPROM kann all Kontrollregistere fir den net verwalteten Modus astellen.
KSZ8895MQX/RQX/FQX sinn am 128-Pin PQFP-Package verfügbar. KSZ8895MLX ass als 128-Pin LQFP-Package verfügbar.
Fortgeschratt Schaltfunktiounen
• IEEE 802.1q VLAN Ënnerstëtzung fir bis zu 128 aktiv VLAN Gruppen (Full-Range 4096 vun VLAN IDs)
• Statesch MAC-Tabell ënnerstëtzt bis zu 32 Entréen
• VLAN ID Tag/Onmarkéiert Optiounen, pro Port Basis
• IEEE 802.1p/q Tag-Asetzen oder -Entfernen op enger pro Port Basis baséiert op Ingress Port (Egress)
• Programméierbar Geschwindegkeetsbegrenzung beim Entrée an Ausgang pro Port
• Jitterfräi Ënnerstëtzung fir d'Limitéierung vun der pro-Packet-baséierter Rate
• Broadcast Stuermschutz mat Prozentsazkontroll (global a pro Port Basis)
• Ënnerstëtzung fir den IEEE 802.1d Rapid Spanning Tree Protokoll RSTP
• Tail Tag Modus (1 Byte virum FCS bäigefüügt) Ënnerstëtzung um Port 5 fir de Prozessor z'informéieren, wéi en Ingress-Port de Pakett empfänkt
• 1,4 Gbps High-Performance Speicherbandbreet a Switch Fabric baséiert op Shared Memory mat komplett net-blockéierender Konfiguratioun
• Duebel MII mat MAC 5 a PHY 5 op Port 5, SW5- MII/RMII fir MAC 5 a P5-MII/RMII fir PHY 5
• Optioun fir eng grouss Framegréisst vu bis zu 2000 Bytes pro Frame aktivéieren/deaktivéieren
• Ënnerstëtzung fir IGMP v1/v2 Snooping (IPv4) fir Multicast-Packetfilterung
• IPv4/IPv6 QoS Ënnerstëtzung
• Ënnerstëtzung vun onbekannter Unicast-/Multicast-Adress an onbekannter VID-Paketfilterung
• Selbstadressfilterung
Zougang zum komplette Konfiguratiounsregister
• Seriell Gestiounsinterface (MDC/MDIO) fir all PHYs Registere an SMI Interface (MDC/MDIO) fir all Registere
• High-Speed SPI (bis zu 25 MHz) an I2C Master Interface fir all intern Registeren
• I/O Pins Strapping an EEPROM fir selektiv Registere am onmanagede Switchmodus ze programméieren
• Kontrollregistere konfiguréierbar direkt (PortPriority, 802.1p/d/q, AN…) QoS/CoS Paketprioritéierungsënnerstëtzung
• Pro Port, 802.1p an DiffServ-baséiert
• Auswiel vun der QoS-Prioritéit fir 1/2/4-Queue
• Programméierbar gewichtete Fair Queuing fir Verhältniskontroll
• Nei-Mapping vum 802.1p Prioritéitsfeld pro Port Basis
Integréierten 5-Port 10/100 Ethernet Switch
• Switch vun der neier Generatioun mat fënnef MACs a fënnef PHYs, déi vollstänneg mam IEEE 802.3u Standard kompatibel sinn
• PHYs entwéckelt mat patentéierter verbesserter MixedSignal Technologie
• Non-Blocking Switch Fabric garantéiert eng séier Paketliwwerung andeems eng 1K MAC Adress Lookup Table an eng Store-and-Forward Architektur benotzt ginn
• On-Chip 64Kbyte Speicher fir Frame-Puffering (net mat 1K Unicast Adresstabell gedeelt)
• Vollduplex IEEE 802.3x Flowkontroll (PAUSE) mat Force Mode Optioun
• Hallef-Duplex Réckdrockflusskontroll
• HP Auto MDI/MDI-X an IEEE Auto Crossover Ënnerstëtzung
• SW-MII Interface ënnerstëtzt souwuel MAC Modus wéi och PHY Modus
• Ënnerstëtzung fir 7-Drot Seriell Netzwierkschnittstell (SNI) fir Legacy MAC
• Pro Port LED Indikatoren fir Link, Aktivitéit an 10/100 Geschwindegkeet
• Ënnerstëtzt de Portstatus fir Link, Aktivitéit, Voll-/Half-Duplex an 10/100 Geschwindegkeet.
• LinkMD® Kabeldiagnostikfäegkeeten
• On-Chip-Terminatiounen an intern Biasing-Technologie fir Käschtenreduktiounen an niddregsten Energieverbrauch
Funktiounen fir d'Iwwerwaachung vum Schalter
• Port Mirroring/Monitoring/Sniffing: Ingress an/oder Egress Traffic op all Port oder MII
• MIB-Zähler fir voll konform Statistiksammlung; 34 MIB-Zähler pro Port
• Loopback-Ënnerstëtzung fir MAC, PHY, an Ferndiagnostik vu Feeler
• Ënnerbriechung fir de Linkwiessel op all Ports Geréng Energieverloscht
• Ausschaltung vun der Hardware op engem komplette Chip
• Ausschaltung vun der Software vum komplette Chip a Software-Ausschaltung pro Port
• Ënnerstëtzung vum Energiedetektiounsmodus <100 mW Vollchip-Stroumverbrauch wann all Ports keng Aktivitéit hunn
• Ganz niddrege Stroumverbrauch vum ganze Chip (<0,5 W) am Standalone 5-Port, ouni zousätzleche Stroumverbrauch op Transformatoren
• Dynamesch Auerbam-Shutdown-Funktioun
• Spannungen: Eenzel 3,3V Versuergung mat 3,3V VDDIO an internen 1,2V LDO Controller aktivéiert, oder extern 1,2V LDO Léisung
- Nëmmen analog VDDAT 3.3V
- VDDIO Ënnerstëtzung 3.3V, 2.5V an 1.8V
- Niddreg 1,2V Kärleistung
• Kommerziellen Temperaturberäich: 0°C bis +70°C
• Industriellen Temperaturberäich: –40°C bis +85°C
• Verfügbar a 128-Pin PQFP an 128-Pin LQFP, bleifräi Packagen
• Typesch
• VoIP-Telefon
• Set-Top/Spillbox
• Industriell Kontroll
• IPTV POF
• SOHO Wunnportal
• Breitband-Gateway/Firewall/VPN
• Integréierten DSL/Kabelmodem
• Wireless LAN Zougangspunkt + Gateway
• Standalone 10/100 5-Port Switch