LCMXO2-4000HC-4TG144C Feldprogramméierbar Gate-Array 4320 LUTs 115 IO 3,3V 4 Geschwindegkeeten
♠ Produktbeschreiwung
Produktattribut | Attributwäert |
Hiersteller: | Gitter |
Produktkategorie: | FPGA - Feldprogramméierbar Gate-Array |
RoHS: | Detailer |
Serie: | LCMXO2 |
Zuel vun de Logikelementer: | 4320 LE |
Zuel vun den I/Oen: | 114 I/O |
Versuergungsspannung - Min: | 2,375 V |
Versuergungsspannung - Max: | 3,6 V |
Minimal Betribstemperatur: | 0 Grad Celsius |
Maximal Betribstemperatur: | + 85°C |
Datenrate: | - |
Zuel vun den Transceiver: | - |
Montagestil: | SMD/SMT |
Pak / Këscht: | TQFP-144 |
Verpackung: | Schacht |
Mark: | Gitter |
Verdeelt RAM: | 34 kbit |
Agebaute Block-RAM - EBR: | 92 kbit |
Maximal Betribsfrequenz: | 269 MHz |
Fiichtegkeetsempfindlech: | Jo |
Zuel vun de Logik-Array-Blöcken - LABs: | 540 LAB |
Betribsstroum: | 8,45 mA |
Betribsspannung: | 2,5 V/3,3 V |
Produkttyp: | FPGA - Feldprogramméierbar Gate-Array |
Fabréckspack Quantitéit: | 60 |
Ënnerkategorie: | Programméierbar Logik-ICs |
Gesamtspeicher: | 222 kbit |
Handelsnumm: | MachXO2 |
Eenheetsgewiicht: | 0,046530 Unzen |
1. Flexibel Logikarchitektur
Sechs Apparater mat 256 bis 6864 LUT4s an 18 bis 334E-Mailen/E-Mailen
2. Apparater mat extrem niddregem Energieverbrauch
Fortgeschrattene 65 nm Prozess mat niddregem Energieverbrauch
Just 22 μW Standby-Leeschtung
Programméierbar Low Swing Differential I/O
Standby-Modus an aner Energiespuerméiglechkeeten
3. Agebett a verdeelt Speicher
Bis zu 240 kbits sysMEM™ Embedded Block RAM
Bis zu 54 kbit verdeeltem RAM
Dedizéiert FIFO Kontrolllogik
4. Benotzer-Flash-Speicher um Chip
Bis zu 256 kbit Benotzer-Flash-Speicher
100.000 Schreifzyklen
Zougänglech iwwer WISHBONE, SPI, I2C an JTAGSchnëttstellen
Kann als Softprozessor-PROM oder als Flash benotzt ginnErënnerung
5. Virgemanipuléiert Quell SynchronE-Mailen/E-Mailen
DDR-Registere an I/O-Zellen
Dedizéiert Gangverzählungslogik
7:1 Getriebe fir Display I/O
Generesch DDR, DDRX2, DDRX4
Dedizéierten DDR/DDR2/LPDDR-Speicher mat DQSËnnerstëtzung
6. Héich performant, flexible I/O-Puffer
Programméierbare sysI/O™ Buffer ënnerstëtzt breetPalette vun Interfaces:
LVCMOS 3.3/2.5/1.8/1.5/1.2
LVTTL
PCI
LVDS, Bus-LVDS, MLVDS, RSDS, LVPECL
SSTL 25/18
HSTL 18
MIPI D-PHY Emuléiert
Schmitt-Trigger-Inputen, bis zu 0,5 V Hysterese
I/O ënnerstëtzt Hot-Socketing
On-Chip Differenziell Terminatioun
Programméierbare Pull-up oder Pull-down Modus
7. Flexibel On-Chip-Takterung
Aacht Haaptuhren
Bis zu zwou Randtakten fir High-Speed-I/OSchnëttstellen (nëmmen uewen an ënnen)
Bis zu zwou analog PLLs pro Apparat mat fraktional-nFrequenzsynthese
Breete Frequenzberäich fir den Input (7 MHz bis 400MHz)
8. Net-flüchteg, onendlech rekonfiguréierbar
Direkt uschalten – gëtt a Mikrosekonnen ugeschalt
Sécher Léisung mat engem eenzege Chip
Programméierbar iwwer JTAG, SPI oder I2C
Ënnerstëtzt Hannergrondprogramméierung vun net-flüchtegeErënnerung
Optional Dual Boot mat externem SPI-Speicher
9. TransFR™ Rekonfiguratioun
Aktualiséierung vun der Logik am Feld wärend de System funktionéiert
10. Verbessert Ënnerstëtzung op Systemniveau
On-Chip gehärtete Funktiounen: SPI, I2C,Timer/Zähler
On-Chip Oszillator mat 5,5% Genauegkeet
Eenzegaarteg TraceID fir Systemverfolgung
Eemoleg programméierbaren (OTP) Modus
Eenzel Stroumversuergung mat verlängertem BetribsdauerReechwäit
IEEE Standard 1149.1 Grenzscanner
IEEE 1532-kompatibel In-System-Programméierung
11. Breet Palette vu Pakoptiounen
TQFP, WLCSP, ucBGA, csBGA, caBGA, ftBGA,fpBGA, QFN Paketoptiounen
Optioune fir kleng Packagen
Sou kleng wéi 2,5 mm x 2,5 mm
Dichtmigratioun ënnerstëtzt
Fortgeschratt halogenfräi Verpackung