LCMXO2-4000HC-4TG144C Feldprogramméierbar Gate Array 4320 LUTs 115 IO 3.3V 4 Spd
♠ Produktbeschreiwung
Produit Attributer | Attribut Wäert |
Hersteller: | Gitter |
Produit Kategorie: | FPGA - Feld Programméierbar Gate Array |
RoHS: | Detailer |
Serie: | LCMXO2 |
Zuel vu Logik Elementer: | 4320 LE |
Zuel vun I/Os: | 114 I/O |
Versorgungsspannung - Min: | 2.375 V |
Versuergungsspannung - Max: | 3, 6v |
Minimum Operatioun Temperatur: | 0 C |
Maximal Operatioun Temperatur: | +85 C |
Daten Taux: | - |
Zuel vun den Transceiver: | - |
Montage Stil: | SMD/SMT |
Package / Fall: | TQFP-144 |
Verpakung: | Schacht |
Marke: | Gitter |
Verdeelt RAM: | 34 kbit |
Embedded Block RAM - EBR: | 92 kbit |
Maximal Operatioun Frequenz: | 269 MHz |
Feuchtigkeitempfindlech: | Jo |
Zuel vu Logic Array Blocks - LABs: | 540 LAB |
Operatioun Versuergung aktuell: | 8,45 mA |
Betribssystemer Energieversuergung Volt: | 2,5 V/3,3 V |
Produit Typ: | FPGA - Feld Programméierbar Gate Array |
Factory Pack Quantitéit: | 60 |
Ënnerkategorie: | Programméierbar Logik ICs |
Gesamt Erënnerung: | 222 kbit |
Handelsnumm: | MachXO2 |
Eenheet Gewiicht: | 0,046530 oz |
1. Flexibel Logik Architektur
Sechs Geräter mat 256 bis 6864 LUT4s an 18 bis 334I/O
2. Ultra Low Power Apparater
Fortgeschratt 65 nm Low Power Prozess
Sou niddereg wéi 22 μW Standby Kraaft
Programméierbar niddereg Schwéngungsdifferential I/O
Stand-by Modus an aner Energiespueroptiounen
3. Embedded a verdeelt Erënnerung
Bis zu 240 kbits sysMEM™ Embedded Block RAM
Bis zu 54 kbits Verdeelt RAM
Engagéiert FIFO Kontrolllogik
4. On-Chip Benotzer Flash Memory
Bis zu 256 kbits User Flash Memory
100.000 Schreifzyklen
Zougänglech duerch WISHBONE, SPI, I2C an JTAGSchnëttplazen
Kann als Soft Prozessor PROM oder als Flash benotzt ginnErënnerung
5. Pre-Engineered Quelltext SynchronI/O
DDR registréiert an I/O Zellen
Engagéiert Gearing Logik
7:1 Gearing fir Display I/O
Generic DDR, DDRX2, DDRX4
Engagéierten DDR / DDR2 / LPDDR Erënnerung mat DQSënnerstëtzen
6. High Performance, flexibel ech / O Buffer
Programméierbar sysI/O™ Puffer ënnerstëtzt breetGamme vun Interfaces:
LVCMOS 3.3/2.5/1.8/1.5/1.2
LVTTL
PCI
LVDS, Bus-LVDS, MLVDS, RSDS, LVPECL
SSTL 25/18
HSTL 18
MIPI D-PHY Emuléiert
Schmitt Trigger-Inputen, bis zu 0,5 V Hysterese
I/O Ënnerstëtzung Hot Socket
On-Chip Differentialterminatioun
Programméierbare Pull-up oder Pull-Down Modus
7. Flexibel On-Chip Auer
Aacht primär Aueren
Bis zu zwee Randuhren fir Héichgeschwindegkeet I/OInterfaces (nëmmen uewen an ënnen Säiten)
Bis zu zwee analog PLLs pro Apparat mat fractional-nFrequenz Synthese
Breet Input Frequenzbereich (7 MHz bis 400MHz)
8. Net liichtflüchtege, onendlech reconfigurable
Instant-on - Kraaft a Mikrosekonnen op
Single-Chip, sécher Léisung
Programméierbar duerch JTAG, SPI oder I2C
Ënnerstëtzt Hannergrond programméiere vun Net-flüchtegeErënnerung
Optional Dual Boot mat externen SPI Memory
9. TransFR ™ Rekonfiguratioun
Am Feld Logik Update wärend de System funktionnéiert
10. Erweidert System Level Support
On-Chip gehärte Funktiounen: SPI, I2C,Timer / Konter
On-Chip Oszilléierer mat 5,5% Genauegkeet
Eenzegaarteg TraceID fir System Tracking
One Time Programmable (OTP) Modus
Single Muecht Fourniture mat verlängert BetribssystemerGamme
IEEE Standard 1149.1 Grenz Scan
IEEE 1532 konform In-System Programméierung
11. Breet Palette vun Package Optiounen
TQFP, WLCSP, ucBGA, csBGA, caBGA, ftBGA,fpBGA, QFN Package Optiounen
Klenge Foussofdrock Package Optiounen
Sou kleng wéi 2,5 mm x 2,5 mm
Dichtmigratioun ënnerstëtzt
Fortgeschratt halogenfräi Verpakung