LPC2468FBD208 ARM Mikrosteierer – MCU Eenzelchip 16-Bit/32-Bit Mikro;
♠ Produktbeschreiwung
Produktattribut | Wäert vun der Attributioun |
Hiersteller: | NXP |
Produktkategorie: | ARM Mikrosteierer - MCU |
RoHS: | Detailer |
Montagestil: | SMD/SMT |
Nukleo: | ARM7TDMI-S |
Memoria de Programma: | 512 kB |
Busdatenanchor: | 32-Bit/16-Bit |
Resolutioun vum Converter vum Señal Analogica an Digital (ADC): | 10 Bit |
Maximal Auerfrequenz: | 72 MHz |
Nummere vun Entradas / Salidas: | 160 I/O |
Gréisst vum RAM-Daten: | 98 kB |
Voltaje de alimentación - Mín.: | 3,3 V |
Voltaje de alimentación - Max.: | 3,3 V |
D'Temperatur vum Trabajo Minimum: | - 40°C |
Maximal Temperatur: | + 85°C |
Verpackt: | Schacht |
Mark: | NXP Semiconductors |
Sensibles à la humedad: | Jo |
Produkttyp: | ARM Mikrocontroller - MCU |
Cantidad de empaque de fabrica: | 180 |
Ënnerkategorie: | Mikrocontroller - MCU |
Alias vun de Stécker Nr.: | 935282457557 |
♠LPC2468 Single-Chip 16-Bit/32-Bit Mikro; 512 kB Flash, Ethernet, CAN, ISP/IAP, USB 2.0 Apparat/Host/OTG, extern Speicherschnittstell
NXP Semiconductors huet den LPC2468 Mikrocontroller ronderëm e 16-Bit/32-Bit ARM7TDMI-S CPU-Kär mat Echtzäit-Debug-Interfaces entwéckelt, déi souwuel JTAG wéi och Embedded Trace enthalen. Den LPC2468 huet 512 kB On-Chip High-Speed-Flash.Erënnerung.
Dëse Flash-Speicher enthält eng speziell 128-Bit-Speicherschnittstell an eng Beschleunigerarchitektur, déi et der CPU erméiglecht, sequentiell Instruktiounen aus dem Flash-Speicher mat der maximaler Systemtaktfrequenz vun 72 MHz auszeféieren. Dës Funktioun assnëmmen op der LPC2000 ARM Mikrocontroller-Produktfamill verfügbar.
Den LPC2468 kann souwuel 32-Bit ARM wéi och 16-Bit Thumb-Instruktiounen ausféieren. Ënnerstëtzung fir déi zwou Instruktiounssätz bedeit datt Ingenieuren hir Applikatioun optimiséiere kënnen.entweder Leeschtung oder Codegréisst um Subroutine-Niveau. Wann de Kär Instruktiounen am Thumb-Zoustand ausféiert, kann en d'Codegréisst ëm méi wéi 30 % reduzéieren, mat nëmmen engem klenge Leeschtungsverloscht, während d'Ausféierung vun Instruktiounen am ARM-Zoustand de Kär maximéiert.Leeschtung.
Den LPC2468 Mikrocontroller ass ideal fir Multifunktionskommunikatiounsapplikatiounen. En enthält en 10/100 Ethernet Media Access Controller (MAC), en USB Full-Speed Device/Host/OTG Controller mat 4 kB Endpoint-RAM, véier ...UARTs, zwee Controller Area Network (CAN) Kanäl, eng SPI Interface, zwee synchron Seriell Ports (SSP), dräi I2C Interfaces an eng I2S Interface. Dës Sammlung vu serielle Kommunikatiounsinterfaces gëtt ënnerstëtzt vun de folgende Funktiounen:Komponenten; en internen 4 MHz Präzisiounsoscillator um Chip, 98 kB Gesamt-RAM, bestehend aus 64 kB lokalem SRAM, 16 kB SRAM fir Ethernet, 16 kB SRAM fir allgemeng DMA, 2 kB batteriebetriebenem SRAM an engem externen SpeicherController (EMC).
Dës Funktiounen maachen dësen Apparat optimal fir Kommunikatiounsgateways a Protokollkonverter geegent. Als Ergänzung zu de ville serielle Kommunikatiounscontroller ginn et villfälteg Taktfunktiounen a Speicherfunktiounen.32-Bit Timer, en verbesserten 10-Bit ADC, en 10-Bit DAC, zwou PWM-Eenheeten, véier extern Interrupt-Pins a bis zu 160 séier GPIO-Linnen.
Den LPC2468 verbënnt 64 vun de GPIO-Pins mam hardwarebaséierte Vector Interrupt Controller (VIC), dat heescht, dës...Extern Inputen kënnen edge-triggered Interrupts generéieren. All dës Eegeschafte maachen den LPC2468 besonnesch gëeegent fir industriell Kontroll- a medizinesch Systemer.
ARM7TDMI-S Prozessor, deen mat bis zu 72 MHz leeft.
512 kB On-Chip Flash-Programmspeicher mat In-System Programming (ISP) an In-Application Programming (IAP) Fäegkeeten. De Flash-Programmspeicher ass um ARM lokalen Bus fir Zougang zu héijer CPU-Performance.
98 kB On-Chip SRAM enthält:
64 kB SRAM um ARM Lokalbus fir Zougang zu héijer CPU-Performance.
16 kB SRAM fir Ethernet-Interface. Kann och als allgemengen SRAM benotzt ginn.
16 kB SRAM fir allgemeng DMA-Benotzung, och iwwer den USB zougänglech.
2 kB SRAM-Datenspeicher, deen aus der Echtzäitauer (RTC)-Stromberäich gespeist gëtt.
Den Dual Advanced High-Performance Bus (AHB) System erlaabt gläichzäiteg Ethernet DMA, USB DMA a Programmausféierung vum On-Chip Flash ouni Konflikt.
EMC ënnerstëtzt asynchrone statesch Speicherelementer wéi RAM, ROM a Flash, souwéi dynamesch Speicher wéi Single Data Rate SDRAM.
Advanced Vectored Interrupt Controller (VIC), ënnerstëtzt bis zu 32 vektoriséiert Interrupts.
General Purpose DMA Controller (GPDMA) op AHB, deen mam SSP, I2S-Bus an SD/MMC-Interface souwéi fir Späicher-zu-Speicher-Transfere benotzt ka ginn.
Seriell Schnëttstellen:
Ethernet MAC mat MII/RMII Interface an engem associéierten DMA Controller. Dës Funktiounen leien op engem onofhängege AHB.
USB 2.0 Full-Speed Dual-Port Apparat/Host/OTG Controller mat On-Chip PHY an dem associéierten DMA Controller.
Véier UARTs mat fraktioneller Baudrate-Generatioun, eng mat Modem-Kontroll-I/O, eng mat IrDA-Ënnerstëtzung, all mat FIFO.
CAN-Controller mat zwéi Kanäl.
SPI-Controller.
Zwee SSP-Controller, mat FIFO- a Multiprotokoll-Fäegkeeten. Ee vun hinnen ass eng Alternativ fir de SPI-Port a deelt säin Interrupt. SSPs kënne mam GPDMA-Controller benotzt ginn.
Dräi I2C-Bus-Schnittstellen (eng mat Open-Drain an zwou mat Standard-Port-Pins).
I 2S (Inter-IC Sound) Interface fir digital Audioinput oder -output. Et kann mam GPDMA benotzt ginn.
Aner Peripheriegeräter:
SD/MMC-Speicherkaart-Schnittstell.
160 Allgemeng I/O-Pins mat konfiguréierbare Pull-up/down-Widerstänn.
10-Bit ADC mat Input-Multiplexing tëscht 8 Pins.
10-Bit DAC.
Véier Allzweck-Timer/Zähler mat 8 Erfassungs-Inputen an 10 Vergläichs-Outputen. All Timerblock huet en externen Zähler-Input.
Zwee PWM/Timer-Blöcke mat Ënnerstëtzung fir Dräiphaseg-Motorsteierung. All PWM huet extern Zielteingäng.
RTC mat separater Leeschtungsdomän. D'Auerquell kann den RTC-Oszillator oder d'APB-Auer sinn.
2 kB SRAM, deen vum RTC-Power-Pin ugedriwwe gëtt, sou datt Daten gespäichert kënne ginn, och wann de Rescht vum Chip ausgeschalt ass.
WatchDog Timer (WDT). Den WDT kann vum internen RC-Oszillator, dem RTC-Oszillator oder der APB-Auer getakt ginn.
Standard ARM Test/Debug Interface fir Kompatibilitéit mat existente Tools.
Den Emulatiouns-Trace-Modul ënnerstëtzt Echtzäit-Trace.
Eenzel 3,3 V Stroumversuergung (3,0 V bis 3,6 V).
Véier Modi mat reduzéiertem Energieverbrauch: Idle, Schlofmodus, Ausschaltmodus an Déifschaltmodus.
Véier extern Interrupt-Inputen, déi als kant-/niveausensitiv konfiguréierbar sinn. All Pins um Port 0 a Port 2 kënnen als kantsensitiv Interruptquellen benotzt ginn.
Prozessor-Opwecken aus dem Power-Off-Modus iwwer all Ënnerbriechung, déi während dem Power-Off-Modus funktionéiere kann (inklusiv extern Ënnerbriechungen, RTC-Ënnerbriechung, USB-Aktivitéit, Ethernet-Opweckënnerbriechung, CAN-Busaktivitéit, Port 0/2 Pin-Ënnerbriechung). Zwee onofhängeg Stroumberäicher erlaben eng Feinabstimmung vum Stroumverbrauch op Basis vun de gebrauchten Funktiounen.
All Peripheriegerät huet säin eegenen Taktteiler fir weider Energiespueren. Dës Trenner hëllefen, d'aktiv Leeschtung ëm 20 % bis 30 % ze reduzéieren.
Brownout-Detektioun mat separaten Schwellenwäerter fir Ënnerbriechung an erzwongenen Reset.
On-Chip-On-Reset. On-Chip-Kristalloscillator mat engem Betribsberäich vun 1 MHz bis 25 MHz.
4 MHz internen RC-Oszillator, deen op 1 % Genauegkeet ofgeschnidden ass a optional als Systemtakt benotzt ka ginn. Wann en als CPU-Takt benotzt gëtt, kënnen CAN an USB net funktionéieren.
On-Chip PLL erlaabt de CPU-Betrib bis zur maximaler CPU-Rate ouni datt en Héichfrequenzkristall gebraucht gëtt. Kann vum Haaptoszillator, dem internen RC-Oszillator oder dem RTC-Oszillator bedriwwe ginn.
Grenzscan fir vereinfacht Platentester.
Villfälteg Pin-Funktiounsauswiel erméiglecht méi Méiglechkeeten fir d'Benotzung vun On-Chip-Peripheriefunktiounen.
Industriell Kontroll
Medizinesch Systemer
Protokollkonverter
Kommunikatioun