An de leschte Joren huet d'Chipindustrie e puer interessant Ännerungen am Maartkonkurrenz gesinn.de PC Prozessor Maart, de laangjärege dominant Intel Gesiichter engem haarden Attack vun AMD.Am Handy Prozessor Maart huet Qualcomm d'Nummer 1 Plaz an de Sendunge fir fënnef opfolgend Véierel opginn, an MediaTek ass a vollem Schwong.
Wann d'traditionell Chip Risen Konkurrenz verstäerkt ass, hunn Technologie Risen, déi gutt mat Software an Algorithmen sinn, ugefaang hir eegen Chips z'entwéckelen, wat d'Chipindustrie Konkurrenz méi interessant mécht.
Hannert dësen Ännerungen, engersäits, well dem Moore säi Gesetz no 2005 verlangsamt huet, méi wichteg ass déi séier Entwécklung vum Digital duerch d'Demande fir Differenzéierung.
Chip Risen déi allgemeng Zweck Chip Leeschtung ass sécher zouverlässeg, an déi ëmmer méi grouss a verschiddenste Applikatioun Besoine vun autonom Fuere, héich-Performance Computing, AI, etc., Nieft der Leeschtung vun der Verfollegung vun méi differenzéiert Fonctiounen, Technologie Risen haten. hir eege Chipfuerschung unzefänken fir hir Fäegkeet ze konsolidéieren fir den Endmaart ze begräifen.
Wärend d'kompetitiv Landschaft vum Chipmaart ännert, kënne mir gesinn datt d'Chipindustrie méi Ännerunge wäert aleeden, d'Faktoren déi all dës Ännerung féieren ass déi ganz waarm AI an de leschte Joeren.
E puer Industriesexperten soen datt AI Technologie stéierend Ännerungen an der ganzer Chipindustrie bréngt.De Wang Bingda, Chef Innovatiounsoffizéier vu Synopsys, Chef vum AI Labo a Vizepresident vun der globaler strategescher Projektmanagement, sot zu Thunderbird: "Wann et gesot gëtt datt den Chip mat EDA (Electronic Design Automation) Tools entworf ass, déi AI Technologie aféieren, sinn ech d'accord mat dëser Ausso."
Wann AI op eenzel Aspekter vum Chipdesign applizéiert gëtt, kann et d'Akkumulatioun vun erfuerene Ingenieuren an EDA Tools integréieren an d'Schwell vum Chip Design wesentlech reduzéieren.Wann AI op de ganze Prozess vum Chipdesign applizéiert gëtt, kann déiselwecht Erfahrung benotzt ginn fir den Designprozess ze optimiséieren, den Chip Design Zyklus wesentlech ze verkierzen wärend d'Performance vum Chip verbessert an den Design reduzéiert gëtt.
Post Zäit: Nov-14-2022