SPC5644AF0MLU2 32-bit Mikrokontroller - MCU 32BIT3MB Flsh192KRAM
♠ Produktbeschreiwung
Produit Attributer | Attribut Wäert |
Hersteller: | NXP |
Produit Kategorie: | 32-bëssen Microcontrollers - MCU |
RoHS: | Detailer |
Serie: | MPC5644A Präis |
Montage Stil: | SMD/SMT |
Kär: | e200z4 |
Programm Memory Gréisst: | 4 mb |
Daten RAM Gréisst: | 192 kB |
Datebus Breet: | 32 bit |
Maximal Auer Frequenz: | 120 MHz |
Minimum Operatioun Temperatur: | -40 C |
Maximal Operatioun Temperatur: | +125 C |
Qualifikatioun: | AEC-Q100 |
Verpakung: | Schacht |
Marke: | NXP Semiconductors |
Feuchtigkeitempfindlech: | Jo |
Prozessor Serie: | MPC5644A Präis |
Produit Typ: | 32-bëssen Microcontrollers - MCU |
Factory Pack Quantitéit: | 200 |
Ënnerkategorie: | Mikrokontroller - MCU |
Deel # Aliasen: | 935321662557 |
Eenheet Gewiicht: | 1,868g |
♠ 32-Bit Mikrokontroller - MCU
Dem Mikrokontroller säin e200z4 Hostprozessor Kär ass op Power Architecture® Technologie gebaut a speziell fir embedded Uwendungen entworf.Zousätzlech zu der Power Architecture Technologie, ënnerstëtzt dëse Kär Instruktioune fir digital Signalveraarbechtung (DSP).Den MPC5644A huet zwee Niveauen vun der Erënnerungshierarchie besteet aus 8 KB Instruktiounscache, ënnerstëtzt vun 192 KB On-Chip SRAM an 4 MB intern Flash Memory.
Den MPC5644A enthält eng extern Bus-Interface, an och e Kalibrierungsbus deen nëmmen zougänglech ass wann Dir de Freescale VertiCal Kalibratiounssystem benotzt.Dëst Dokument beschreift d'Features vum MPC5644A a beliicht wichteg elektresch a kierperlech Charakteristiken vum Apparat.
• 150 MHz e200z4 Power Architektur Kär
- Verännerlech Längt Instruktiounskodéierung (VLE)
- Superscalar Architektur mat 2 Ausféierungsunitéiten
- Bis zu 2 ganz Zuelen oder Floating Point Instruktioune pro Zyklus
- Bis zu 4 multiplizéieren a cumuléiert Operatiounen pro Zyklus
• Erënnerung Organisatioun
- 4 MB On-Chip Flash Memory mat ECC a Read While Write (RWW)
- 192 KB On-Chip SRAM mat Standby Funktionalitéit (32 KB) an ECC
- 8 KB Instruktiounscache (mat Linnverschloss), konfiguréierbar als 2- oder 4-Wee
- 14 + 3 KB eTPU Code an Daten RAM
— 5 ✖ 4 Crossbar Switch (XBAR)
- 24-Entrée MMU
- Extern Bus Interface (EBI) mat Sklave a Master Hafen
• Fail Safe Protection
- 16-Entrée Memory Protection Unit (MPU)
- CRC Eenheet mat 3 Ënnermoduler
- Kräizung Temperatur Sensor
• Ënnerbriechungen
- Konfiguréierbar Ënnerbriechungskontroller (mat NMI)
- 64-Kanal DMA
• Serial Channels
— 3 ✖ eSCI
— 3 ✖ DSPI (2 vun deenen Ënnerstëtzung Downstream Micro Second Channel [MSC])
— 3 ✖ FlexCAN mat jee 64 Messagen
— 1 ✖ FlexRay Modul (V2.1) bis zu 10 Mbit/s mat Dual oder Single Channel an 128 Messageobjekter an ECC
• 1 ✖ eMIOS: 24 vereenegt Channels
• 1 ✖ eTPU2 (zweet Generatioun eTPU)
- 32 Standard Channels
- 1 ✖ Reaktiounsmodul (6 Kanäl mat dräi Ausgänge pro Kanal)
• 2 verstäerkte Queued Analog-zu-Digital Konverter (eQADCs)
- Véierzeg 12-Bit Input Channels (multiplexéiert op 2 ADCs);expandable ze 56 Channels mat externen multiplexers
- 6 Kommando Schlaangen
- Ausléiser an DMA Ënnerstëtzung
- 688 ns Minimum Konversioun Zäit
• On-Chip CAN/SCI/FlexRay Bootstrap Loader mat Boot Assist Modul (BAM)
• Nexus
- Klass 3+ fir den e200z4 Kär
- Klass 1 fir d'eTPU
• JTAG (5-Pin)
• Entwécklung Trigger Semaphore (DTS)
- Register vun Semaphoren (32-Bit) an en Identifikatiounsregister
- Benotzt als Deel vun engem ausgeléisten Datacquisitiounsprotokoll
- EVTO Pin gëtt benotzt fir mam externen Tool ze kommunizéieren
• Auer Generatioun
- On-Chip 4–40 MHz Haaptoszillator
- On-Chip FMPLL (Frequenz-moduléiert Phase-gespaarten Loop)
• Bis zu 120 allgemeng Zweck ech / O Linnen
- Individuell programméierbar als Input, Output oder speziell Funktioun
- Programméierbar Schwell (Hysteresis)
• Power Reduktioun Modus: lues, stoppen an Stand-by Modi
• Flexibel Fourniture Schema
- 5 V Eenzelversuergung mat externen Ballast
- Multiple extern Versuergung: 5 V, 3,3 V an 1,2 V
• Packages
- 176 LQFP
- 208 MAPBGA
- 324 TEPBGA
496-Pin CSP (nëmmen Kalibrierungstool)