XC6SLX25-2FTG256C FPGA - Field Programmable Gate Array D'Fabréck akzeptéiert momentan keng Bestellunge fir dëst Produkt.
♠ Produktbeschreiwung
Produit Attributer | Attribut Wäert |
Hersteller: | Xilinx |
Produit Kategorie: | FPGA - Feld Programméierbar Gate Array |
RoHS: | Detailer |
Serie: | XC6SLX25 |
Zuel vu Logik Elementer: | 24051 LE |
Zuel vun I/Os: | 186 I/O |
Versorgungsspannung - Min: | 1,14 V |
Versuergungsspannung - Max: | 1,26 V |
Minimum Operatioun Temperatur: | 0 C |
Maximal Operatioun Temperatur: | +85 C |
Daten Taux: | - |
Zuel vun den Transceiver: | - |
Montage Stil: | SMD/SMT |
Package / Fall: | FBGA-256 |
Marke: | Xilinx |
Verdeelt RAM: | 229 kbit |
Embedded Block RAM - EBR: | 936 kbit |
Maximal Operatioun Frequenz: | 1080 MHz |
Feuchtigkeitempfindlech: | Jo |
Zuel vu Logic Array Blocks - LABs: | 1879 LAB |
Betribssystemer Energieversuergung Volt: | 1,2 V |
Produit Typ: | FPGA - Feld Programméierbar Gate Array |
Factory Pack Quantitéit: | 1 |
Ënnerkategorie: | Programméierbar Logik ICs |
Handelsnumm: | Spartaner |
Eenheet Gewiicht: | 21,576 g |
♠ Spartan-6 Famill Iwwersiicht
D'Spartan®-6 Famill bitt führend Systemintegratiounsfäegkeeten mat de niddregsten Gesamtkäschte fir Héichvolumen Uwendungen.Déi dräizéng-Member Famill liwwert erweidert Dicht rangéiert vun 3,840 bis 147,443 Logikzellen, mat der Halschent vum Stroumverbrauch vu fréiere spartanesche Famillen, a méi séier, méi ëmfaassend Konnektivitéit.Gebaut op enger reife 45 nm Low-Power Kupferprozesstechnologie déi den optimale Balance vu Käschten, Kraaft a Leeschtung liwwert, bitt d'Spartan-6 Famill eng nei, méi effizient, Dual-Register 6-Input Look-up Table (LUT) Logik an eng räich Auswiel u agebaute System-Niveau Blocken.Dës enthalen 18 Kb (2 x 9 Kb) Block RAMs, zweeter Generatioun DSP48A1 Scheiwen, SDRAM Memory Controller, verstäerkte Mixed-Modus Clock Management Blocks, SelectIO ™ Technologie, power-optimiséiert High-Speed Serien Transceiver Blocks, PCI Express® kompatibel Endpoint Blocks , fortgeschratt System-Niveau Muecht Gestioun Modi, Auto-detektéieren Configuratioun Optiounen, a verstäerkte IP Sécherheet mat AES an Apparat DNA Schutz.Dës Fonctiounen bidden eng bëlleg programméierbar Alternativ zu personaliséierten ASIC Produkter mat onendlecher Liichtegkeet.Spartan-6 FPGAs bidden déi bescht Léisung fir héich-Volumen Logik Designs, Konsument-orientéiert DSP Designs, a kascht-sensibel embedded Uwendungen.Spartan-6 FPGAs sinn déi programméierbar Silizium Fondatioun fir Targeted Design Plattformen déi integréiert Software an Hardware Komponenten liwweren, déi Designer erlaben op Innovatioun ze fokusséieren soubal hiren Entwécklungszyklus ufänkt.
• Spartaner-6 Famill:
• Spartaner-6 LX FPGA: Logik optimiséiert
• Spartan-6 LXT FPGA: Héich-Vitesse Serien Konnektivitéit
• Entworf fir niddereg Käschten
• Multiple effizient integréiert Blöcke
• Optimiséiert Auswiel vun ech / O Standarden
• Staggeréiert Pads
• Héich-Volumen Plastik Drot-gebonnen Packages
• Low statesch an dynamesch Muecht
• 45 nm Prozess optimiséiert fir Käschten an niddreg Muecht
• Wanterschlof Muecht-verwandelt Modus fir null Muecht
• Suspend Modus ënnerhält Staat an Configuratioun mat Multi-Pin erwecht, Kontroll Verbesserung
• Niddereg Kraaft 1.0V Kärspannung (LX FPGAs, nëmmen -1L)
• Héichleistung 1.2V Kärspannung (LX an LXT FPGAs, -2, -3, an -3N Geschwindegkeetsgraden)
• Multi-Volt, Multi-Standard SelectIO ™ Interface Banken
• Bis zu 1.080 Mb/s Datenübertragungsrate pro Differenziell I/O
• Selectable Output Drive, bis zu 24 mA pro Pin
• 3.3V bis 1.2VI / O Standarden a Protokoller
• Low-Käschten HSTL an SSTL Erënnerung Schnëttplazen
• Hot Swap Konformitéit
• Upassbar I / O Schluechtraten fir d'Signalintegritéit ze verbesseren
• Héich-Vitesse GTP Serien transceiver an der LXT FPGAs
• Bis zu 3,2 Gb/s
• High-Speed-Interfaces abegraff: Serial ATA, Aurora, 1G Ethernet, PCI Express, OBSAI, CPRI, EPON, GPON, DisplayPort, an XAUI
• Integréiert Endpunktblock fir PCI Express Designs (LXT)
• Low-Cost PCI® Technologie Ënnerstëtzung kompatibel mat der 33 MHz, 32- a 64-Bit Spezifizéierung.
• Effikass DSP48A1 Scheiwen
• High-Performance Arithmetik a Signalveraarbechtung
• Fast 18 x 18 multiplier an 48-bëssen Akkuen
• Pipelining a Kaskadespärfäegkeet
• Pre-adder fir Filterapplikatioun ze hëllefen
• Integréiert Memory Controller Blocks
• DDR, DDR2, DDR3, an LPDDR Ënnerstëtzung
• Datenraten bis zu 800 Mb/s (12,8 Gb/s Peakbandbreedung)
• Multi-port Bus Struktur mat onofhängeg FIFO Design timing Problemer ze reduzéieren
• Iwwerfloss Logik Ressourcen mat verstäerkte Logik Kapazitéit
• Fakultativ Verréckelung aschreiwen oder verdeelt RAM Ënnerstëtzung
• Effizient 6-Input LUTs verbesseren d'Performance a minimiséieren d'Muecht
• LUT mat Dual Flip-Flops fir Pipeline centric Uwendungen
• Block RAM mat enger breet Palette vun granularity
• Fast Spär RAM mat Byte schreiwen aktivéiert
• 18 Kb Spären déi optional als zwee onofhängeg 9 Kb Block RAM programméiert kënne ginn
• Clock Management Tile (CMT) fir eng verbessert Leeschtung
• Niddereg Kaméidi, flexibel Auer
• Digital Clock Manager (DCMs) eliminéiert d'Auer-Skew an d'Duty Cycle Verzerrung
• Phase-Locked Loops (PLLs) fir niddereg-jitter clocking
• Frequenzsynthese mat simultaner Multiplikatioun, Divisioun a Phaseverschiebung
• Siechzéng niddereg-skew global Auer Netzwierker
• Vereinfacht Configuratioun, ënnerstëtzt niddereg-Käschten Standarden
• 2-Pin Auto-detektéieren Configuratioun
• Breet Drëtt Partei SPI (bis x4) an NOR Flash Ënnerstëtzung
• Fonktioun räich Xilinx Plattform Flash mat JTAG
• MultiBoot Ënnerstëtzung fir Remote Upgrade mat multiple Bitstreams, mat Iwwerwaachungsschutz
• Verstäerkte Sécherheet fir Design Schutz
• Eenzegaarteg Apparat DNA Identifizéierer fir Design Authentifikatioun
• AES Bitstream Verschlësselung an de gréisseren Apparater
• Méi séier embedded Veraarbechtung mat verstäerkte, nidderegen Käschten, MicroBlaze ™ Soft Prozessor
• Industrie-Virwaat IP an Referenz Design