STM32F205RET6TR ARM Mikrocontroller – MCU Hi-perf ARM Cortex M3 MCU 512Kb
♠ Produktbeschreiwung
Produktattribut | Attributwäert |
Hiersteller: | STMicroelectronics |
Produktkategorie: | ARM Mikrocontroller - MCU |
RoHS: | Detailer |
Serie: | STM32F205RE |
Montagestil: | SMD/SMT |
Pak / Këscht: | LQFP-64 |
Kär: | ARM Cortex M3 |
Gréisst vum Programmspeicher: | 512 kB |
Datenbusbreet: | 32-Bit |
ADC-Opléisung: | 12-Bit |
Maximal Taktfrequenz: | 120 MHz |
Zuel vun den I/Oen: | 51 I/O |
Gréisst vum Daten-RAM: | 128 kB |
Versuergungsspannung - Min: | 1,8 V |
Versuergungsspannung - Max: | 3,6 V |
Minimal Betribstemperatur: | - 40°C |
Maximal Betribstemperatur: | + 85°C |
Verpackung: | Roll |
Verpackung: | Band schneiden |
Verpackung: | Mausreel |
Mark: | STMicroelectronics |
Daten-RAM-Typ: | SRAM |
Gréisst vum Daten-ROM: | 512 B |
Fiichtegkeetsempfindlech: | Jo |
Prozessor Serie: | ARM Cortex M |
Produkttyp: | ARM Mikrocontroller - MCU |
Programmspeichertyp: | Blëtz |
Fabréckspack Quantitéit: | 1000 |
Ënnerkategorie: | Mikrocontroller - MCU |
Handelsnumm: | STM32 |
Eenheetsgewiicht: | 0,012088 Unzen |
♠ Arm®-baséiert 32-Bit MCU, 150 DMIPs, bis zu 1 MB Flash/128+4KB RAM, USB OTG HS/FS, Ethernet, 17 TIMs, 3 ADCs, 15 Kommunikatiounsinterfaces a Kamera
D'STM32F20x-Famill baséiert op dem héichperformante Arm® Cortex®-M3 32-Bit RISC-Kär, deen mat enger Frequenz vu bis zu 120 MHz funktionéiert. D'Famill enthält High-Speed-Agebettet-Speicher (Flash-Speicher bis zu 1 MByte, bis zu 128 KByte System-SRAM), bis zu 4 KByte Backup-SRAM, an eng breet Palette vun erweiderten I/Os a Peripheriegeräter, déi mat zwee APB-Bussen, dräi AHB-Bussen an enger 32-Bit Multi-AHB-Busmatrix verbonne sinn.
D'Geräter hunn och en adaptiven Echtzäit-Speicherbeschleuniger (ART Accelerator™), deen et erlaabt, eng Leeschtung z'erreechen, déi gläichwäerteg mat der Ausféierung vu Programmer am Waardezoustand 0 aus dem Flash-Speicher bei enger CPU-Frequenz vu bis zu 120 MHz ass. Dës Leeschtung gouf mam CoreMark®-Benchmark validéiert.
■ Kär: Arm® 32-Bit Cortex®-M3 CPU (max. 120 MHz) mat adaptivem Echtzäitbeschleuniger (ART Accelerator™), deen d'Ausféierungsleistung am 0-Wait-State vum Flash-Speicher erméiglecht, MPU, 150 DMIPS/1,25 DMIPS/MHz (Dhrystone 2.1)
■ Erënnerungen
– Bis zu 1 MByte Flash-Speicher
– 512 Bytes OTP-Speicher
– Bis zu 128 + 4 Kbyte SRAM
– Flexible statesche Speichercontroller, deen Compact Flash, SRAM, PSRAM, NOR an NAND-Speicher ënnerstëtzt
– LCD parallel Schnittstell, 8080/6800 Modi
■ Auer, Reset a Versuergungsmanagement
– Vun 1,8 bis 3,6 V Applikatiounsversuergung + I/Os
– POR, PDR, PVD an BOR
– Kristalloszillator vu 4 bis 26 MHz
– Intern 16 MHz fabrécksméisseg agestallte RC
– 32 kHz Oszillator fir RTC mat Kalibrierung
– Intern 32 kHz RC mat Kalibrierung
■ Energiespuermodi
– Schlof-, Stop- a Standby-Modi
– VBAT-Versuergung fir RTC, 20 × 32-Bit-Backup-Registeren an optionalen 4 Kbytes-Backup-SRAM
■ 3 × 12-Bit, 0,5 µs ADCs mat bis zu 24 Kanäl a bis zu 6 MSPS am Triple Interleaved Modus
■ 2 × 12-Bit D/A-Konverter
■ DMA fir allgemeng Zwecker: 16-Stream-Controller mat zentraliséierte FIFOs an Burst-Ënnerstëtzung
■ Bis zu 17 Timer
– Bis zu zwielef 16-Bit- an zwee 32-Bit-Timer, bis zu 120 MHz, jidderee mat bis zu véier IC/OC/PWM- oder Pulszähler- an Quadratur- (Inkremental-) Encoderinputen
■ Debug-Modus: Seriell Drot-Debug (SWD), JTAG, a Cortex®-M3 Embedded Trace Macrocell™
■ Bis zu 140 I/O-Ports mat Interrupt-Fäegkeet:
– Bis zu 136 séieren I/Os bis zu 60 MHz
– Bis zu 138 5 V-tolerant I/Os
■ Bis zu 15 Kommunikatiounsinterfaces
– Bis zu dräi I2C-Schnittstellen (SMBus/PMBus)
– Bis zu véier USARTs an zwee UARTs (7,5 Mbit/s, ISO 7816 Interface, LIN, IrDA, Modemkontroll)
– Bis zu dräi SPIs (30 Mbit/s), zwou mat gemëschten I2S fir d'Audioklassgenauegkeet iwwer Audio-PLL oder extern PLL z'erreechen
– 2 × CAN-Schnittstellen (2.0B aktiv)
– SDIO-Schnittstell
■ Fortgeschratt Konnektivitéit
– USB 2.0 Full-Speed-Gerät/Host/OTG-Controller mat On-Chip PHY
– USB 2.0 High-Speed/Full-Speed-Gerät/Host/OTG-Controller mat dedizéiertem DMA, On-Chip Full-Speed PHY an ULPI
– 10/100 Ethernet MAC mat dedizéiertem DMA: ënnerstëtzt IEEE 1588v2 Hardware, MII/RMII
■ Parallel Kamera-Interface vun 8 bis 14 Bit (max. 48 Mbyte/s)
■ CRC-Berechnungseenheet
■ 96-Bit eenzegaarteg ID